[ad_1]
Die vollständigen Spezifikationen von AMDs EPYC 9004 Genoa-X- und Bergamo-Prozessoren mit den neuesten Zen 4 V-Cache- und Zen 4C-Kernen sind durchgesickert YuuKi_AnS. Der Leasinggeber teilte zuvor die Spezifikationen der Standard-Zen-4-Teile mit und jetzt sehen wir, was die spezialisierten Zen-4-Familien anbieten würden.
AMD EPYC 9004, EPYC Genoa-X mit Zen 4 3D V-Cache und Bergamo mit Zen 4C Cores Durchgesickerte Spezifikationen und SKUs der AMD EPYC 9004 Prozessorfamilie
Die AMD Zen 4-Reihe wird in drei Familien aufgeteilt, Standard Zen 4 für EPYC Genoa, Compute Density-Optimized Zen 4C für EPYC Bergamo und Cache-Optimized Zen 4 V-Cache in der EPYC Genoa-X-Serie. Darüber hinaus wird das Lineup ein kostenoptimiertes Einstiegsserverangebot namens EPYC Siena umfassen, das dieselben Zen 4-Kerne aufweisen wird, jedoch auf einer völlig neuen Plattform namens SP6, die sich im Vergleich zu SP5 erneut auf die TCO-Optimierung konzentriert. Das Sortiment wird unter der EPYC 8004-Familie vermarktet.
In Bezug auf das Leck war YuuKi_AnS der erste, der die Spezifikationen der gesamten EPYC 9004 Genoa-Reihe von AMD veröffentlichte, und jetzt hat er auch die EPYC Genoa-X-Chips mit Zen 4C EPYC Bergamo und Zen 4 V-Cache geleakt. Beginnend mit den EPYC Bergamo-Teilen listete der Leaker zwei Chips auf, den EPYC 9734 und den EPYC 9754.
Die Chips bieten 112/224 bzw. 128/256 Kerne und Threads und beide insgesamt 256 MB Cache (L3). Die CPU-Taktraten liegen zwischen 2,0 und 2,15 GHz, während die TDPs mit 340 W für die 112-Core- und 360 W für die 128-Core-SKU bewertet wurden. Jede CPU wird über 8 Zen 4C CCDs verfügen und jede CCD würde 16 Kerne enthalten. Die Prozessoren sind mit 256 MB Cache oder 32 MB L3-Cache pro CCD ausgestattet.
Weiter zu den AMD EPYC Genoa-X SKUs listete der Leaker vier CPU-Modelle auf. Ganz oben beginnen wir mit dem EPYC 9684X mit 96 Kernen und 192 Threads bei einer TDP von 400 W, einem EPYC 9384X mit 32 Kernen und 64 Threads bei einer Nennleistung von 320 W, dem EPYC 9284X mit 24 Kernen und 48 Threads bei ebenfalls 320 W und Schließlich haben wir den EPYC 9184X mit 16 Kernen und 32 Threads, ebenfalls mit 320 W bewertet.
Die L3-Cache-Konfigurationen für diese vier Varianten betragen 1152 MB für die 96-Kern-, 384 MB für die 32-Kern-, 256 MB für die 24-Kern- und 192 MB für die 16-Kern-Varianten. Für Genoa-X-Teile sind keine Taktgeschwindigkeitsdaten verfügbar, aber der Leaker hat die Produktpositionierung für jede SKU aufgelistet, was es uns erleichtert, den Primärmarkt jedes Chips zu verstehen.
AMD EPYC Genoa-X „Zen 4 3D V-Cache“ und Bergamo „Zen 4C“ Prozessorfamilie geleakt (Credits: YuuKi_AnS):
AMD EPYC Bergamo Prozessoren – 4 nm Zen 4 und bis zu 128 Kerne
Die EPYC Bergamo-Chips werden bis zu 128 Kerne enthalten und auf HBM-betriebene Xeon-Chips sowie Serverprodukte von Apple und Google mit höheren Kernzahlen (ARM-Architektur) abzielen. Genoa und Bergamo werden denselben SP5-Sockel verwenden, und der Hauptunterschied besteht darin, dass Genoa für höhere Taktraten optimiert ist, während Bergamo für Workloads mit höherem Durchsatz optimiert ist.

AMD EPYC Genoa-X Prozessoren – 5 nm Zen 4 und bis zu 1,152 GB L3-Cache
Genoa-X-Prozessoren werden voraussichtlich Ende Q3 / Anfang Q1 2023 in Produktion gehen und etwa Mitte 2023 auf den Markt kommen.Sie werden eine ähnliche Designmethodik wie Milan-X-Chips mit 3D-V-Cache wie „Large L3“ aufweisen. ist ein hervorstechendes Merkmal des Sortiments. Während Milan-X bis zu 768 MB L3-Cache bietet, werden Genoa-X-Prozessoren über 1 GB L3-Cache verfügen und die gleichen 96 Kerne auf Basis des Zen 4-Designs rocken.Insgesamt werden sich also SP5-Stände mit drei EPYC-Familien treffen.

Die Standard-Zen-4-Reihe wird bis zu 12 CCDs, 96 Kerne und 192 Threads enthalten. Jeder CCD wird mit 32 MB L3-Cache und 1 MB L2-Cache pro Kern geliefert. EPYC 9004-Prozessoren verfügen über die neuesten Anweisungen wie BFLOAT16, VNNU, AVX-512 (256b-Datenpfad), 57b/52b-adressierbaren Speicher und aktualisiertes IOD mit interner AMD Gen3 Infinity Fabric-Architektur mit höherer Bandbreite (Die-Interconnect to Matrix).
Die Plattform unterstützt 12 DDR5-Kanäle mit DIMM-Unterstützung bis zu 4800 Mbit/s und Interleaving-Optionen mit 2, 4, 6, 8, 10, 12. Sowohl RDIMMs als auch 3DS-RDIMMs werden mit 2 DIMMs pro Kanal für bis zu 6 TB/Fähigkeiten pro Sockel unterstützt (mit 256 GB 3DS RDIMMs). Auf der 2P-Plattform stehen 160 Gen-5-Lanes zur Verfügung, 12 PCIe-Gen-3-Lanes (8 Lanes auf 1P), 32 SATA-Lanes, 64 IO-Lanes, die CXL 1.1+ mit Verzweigungen bis zu x4 und SDCI (Smart Data Cache Injection) unterstützen.
AMDs EPYC 9000 „Genoa“-Prozessorlinie für Server wird einen enormen Leistungsschub bieten. Wir haben bereits gesehen, dass eine partielle 128-Core/256-Thread-Konfiguration alle Serverchips der aktuellen Generation schlägt, also wird eine 192-Core, 384-Thread-Dual-Socket-Konfiguration sicher einige Weltrekorde brechen. Die Prozessorreihe AMD EPYC 9000 Genoa wird voraussichtlich in den kommenden Monaten auf Servern erscheinen.
AMD EPYC 9000 Genua Prozessor SKU „Vorläufige“ Spezifikationen:
Prozessorname | Die Architektur | Familie | Gesamtzahl der CCDs | Kerne / Threads | L3-Cache | Basis-/Maximaltakte | PDT | Positionierung des Prozessors |
---|---|---|---|---|---|---|---|---|
EPYK 9754 | 4-nm-Zen-4C | Bergamo | 8 | 128/256 | 256MB | 2,05-3,20 GHz | 360W (320-400W) | Optimierte Dichte |
EPYK 9734 | 4-nm-Zen-4C | Bergamo | 8 | 112/224 | 256MB | 2,00 – 3,20 GHz | 320W (320-400W) | Optimierte Dichte |
EPYC9184X | 5-nm-Zen-4-V-Cache | Genua-X | 12 | 96/192 | 1152MB | Bestimmt werden | 400W | Optimierter Cache |
EPYC9384X | 5-nm-Zen-4-V-Cache | Genua-X | 4-8 | 32/64 | 384-768 MB | Bestimmt werden | 320W | Optimierter Cache |
EPYC9284X | 5-nm-Zen-4-V-Cache | Genua-X | 4-8 | 24/48 | 384-768 MB | Bestimmt werden | 320W | Optimierter Cache |
EPYC9184X | 5-nm-Zen-4-V-Cache | Genua-X | 4-8 | 16/32 | 384-768 MB | Bestimmt werden | 320W | Optimierter Cache |
EPYK 9664 | 5nmZen 4 | Genua | 12 | 96/192 | 384MB | 2,25-3,80 GHz | 400W (320-400W) | Optimierte Dichte |
EPYC-9654P | 5nmZen 4 | Genua | 12 | 96/192 | 384MB | 2,05 -3,70 GHz | 360W (320-400W) | Optimierte Dichte (Einzelsteckdose) |
EPYK 9654 | 5nmZen 4 | Genua | 12 | 96/192 | 384MB | 2,05 – 3,70 GHz | 360W (320-400W) | Optimierte Dichte |
EPYK 9634 | 5nmZen 4 | Genua | 8 | 84/168 | 384MB | 2,00-3,70 GHz | 290W (320-400W) | Optimierte Dichte |
EPYC-9554P | 5nmZen 4 | Genua | 8 | 64/128 | 256MB | 2,70-3,70 GHz | 360W (320-400W) | Dichte + Frequenz |
EPYK 9554 | 5nmZen 4 | Genua | 8 | 64/128 | 256MB | 2,70-3,70 GHz | 360W (320-400W) | Dichte + Frequenz |
EPYK 9534 | 5nmZen 4 | Genua | 8 | 64/128 | 256MB | 2,30 – 3,70 GHz | 280W (240-280W) | Gleichgewicht |
EPYC 9454P | 5nmZen 4 | Genua | 8 | 48/96 | 256MB | 2,25-2,35 GHz | 280W (240-280W) | Gleichgewicht |
EPYK 9454 | 5nmZen 4 | Genua | 8 | 48/96 | 256MB | 2,25-2,35 GHz | 280W (240-280W) | Gleichgewicht |
EPYC 9354P | 5nmZen 4 | Genua | 8 | 32/64 | 256MB | 2,75-3,70 GHz | 280W (240-280W) | Kernfestigkeit |
EPYK 9354 | 5nmZen 4 | Genua | 8 | 32/64 | 256MB | 2,75-3,70 GHz | 280W (240-280W) | Kernfestigkeit |
EPYK 9334 | 5nmZen 4 | Genua | 4 | 32/64 | 128MB | 2,50-3,70 GHz | 210W (200-240W) | Gleichgewicht |
EPYK 9254 | 5nmZen 4 | Genua | 4 | 24/48 | 128MB | 2,40-3,70 GHz | 200W (200-240W) | Gleichgewicht |
EPYK 9224 | 5nmZen 4 | Genua | 4 | 24/48 | 64MB | 2,15-3,70 GHz | 200W (200-240W) | Optimierte Kosten |
EPYK 9124 | 5nmZen 4 | Genua | 4 | 16/32 | 64MB | 2,60-3,70 GHz | 200W (200-240W) | Optimierte Kosten |
EPYC 9474F | 5nmZen 4 | Genua | 8 | 48/96 | 256MB | 3,60-4,00 GHz+ | 360W (320-400W) | Optimierte Frequenz |
EPYC 9374E | 5nmZen 4 | Genua | 8 | 32/64 | 256MB | 3,40-4,00 GHz+ | 320W (320-400W) | Optimierte Frequenz |
EPYC 9274F | 5nmZen 4 | Genua | 8 | 24/48 | 256MB | 3,30-4,00 GHz+ | 320W (320-400W) | Optimierte Frequenz |
EPYC 9174F | 5nmZen 4 | Genua | 8 | 16/32 | 256MB | 3,20-4,00 GHz+ | 320W (320-400W) | Optimierte Frequenz |
[ad_2]
Source